Warning: fopen(111data/log202009201940.log): failed to open stream: No space left on device in /home/pde321/public_html/header.php on line 107

Warning: flock() expects parameter 1 to be resource, boolean given in /home/pde321/public_html/header.php on line 108

Warning: fclose() expects parameter 1 to be resource, boolean given in /home/pde321/public_html/header.php on line 113
Patente IPC-Klasse G06F 9/30
 
PatentDe  


No Patent No Titel
1 EP0902360 Vorrichtung zum Lese/-Schreibzugriff von Registern in zentraler Verarbeitungseinheit
2 EP1851618 VERRINGERUNG DES STROMVERBRAUCHS DURCH HERUNTERFAHREN VON TEILEN EINES GESTAPELTEN REGISTERFILES
3 EP1384144 VERFAHREN ZUM ERKENNEN EINER KORREKTEN BEFEHLS-EINSPRUNG-ADRESSE BEI VERWENDUNG UNTERSCHIEDLICH LANGER BEFEHLSWORTE
4 DE112005003265T5 Registerdateibereiche für ein Verarbeitungssystem
5 DE112005003216T5 System und Verfahren für Steuerregister, auf die über private Rechenoperationen zugegriffen wird
6 EP0820006 Signalprozessor
7 DE102006005818B4 Fehlererkennungsvorrichtung und Verfahren zur Fehlererkennung für einen Befehlsdecoder
8 EP1462931 Verfahren zur Bezugnahme auf die Adresse von Vektordaten und Vektorprozessor
9 DE69233681T2 Datenverarbeitungsvorrichtung
10 EP1512068 ZUGRIFF ZUM BREITEN SPEICHER
11 EP1826665 Daten-Umstellungsvorrichtung
12 DE60032794T2 BIT-DEKOMPRESSION-VERARBEITUNG MIT EINEM VIELSEITIGEN AUSRICHTUNGSWERKZEUG
13 EP1393164 PROZESSOR MIT INTERNER SPEICHERKONFIGURATION UND ANORDNUNG MIT DIESEM PROZESSOR
14 EP1821198 Zirkuläre Register-Arrays eines Computers
15 EP1821197 Vorrichtung zur Verarbeitung in umgekehrter polnischer Notation und integrierter elektronischer Schaltkreis, der eine solche Verarbeitungsvorrichtung umfasst
16 DE69836408T2 Verfahren zum Ausführen von arithmetischen und logischen Operationen in Feldern eines Wort-Operanden
17 EP1807754 GEMEINSAME NUTZUNG VON ÜBERWACHTEN CACHE-LEITUNGEN ÜBER MEHRERE KERNE
18 DE102006062703A1 Fehlererkennungsvorrichtung und Verfahren zur Fehlererkennung für einen Befehlsdecoder
19 EP1352319 VERFAHREN ZUR ERHÖHUNG DER SICHERHEIT EINER CPU
20 DE102006005818A1 Fehlererkennungsvorrichtung und Verfahren zur Fehlererkennung für einen Befehlsdecoder
21 DE602004004101T2 BEARBEITUNG VON MESSAGE-DIGEST-BEFEHLEN
22 DE602004004079T2 BEFEHL ZUR BERECHNUNG EINES SICHERHEITS-NACHRICHT-AUTHENTIFIZIERUNGSKODES
23 EP1785844 EINRICHTUNGSKONFIGURATIONS-ERKENNUNGSSYSTEM, KONFIGURATIONS-ERKENNUNGSVERFAHREN UND KONFIGURATIONS-ERKENNUNGSPROGRAMM
24 EP1782183 VERFAHREN UND VORRICHTUNG ZUR INTEGRATION EINER DEKLARATIVEN, AUF REGELN BASIERENDEN VERARBEITUNG MIT PROZEDURALER PROGRAMMIERUNG IN EINER DIGITALEN DATENVERARBEITUNGSUMGEBUNG
25 DE69835159T2 MIKROPROZESSOR MIT Extremwertbefehlen und Vergleichsbefehlen
26 EP1768020 Arithmetische Operationsvorrichtung, Informationsverarbeitungsvorrichtung und Registerspeichersteuerverfahren
27 DE102005009083B4 Multithread-Prozessor mit einer Synchronisationseinheit und Verfahren zum Betreiben eines solchen
28 EP1763739 DATENSIGNALPROZESSOREN MIT KONFIGURIERBARER DOPPEL-MAC UND DOPPEL-ALU
29 EP1761844 BEFEHLSVERARBEITUNGSSCHALTUNG
30 EP1352318 MIKROPROZESSORSCHALTUNG FÜR TRAGBARE DATENTRÄGER
31 EP1754142 MIKROPROZESSOR UND VERFAHREN ZUR ANWEISUNGSAUSRICHTUNG
32 EP0984358 Datenverarbeitungsvorrichtung
33 EP1230591 BIT-DEKOMPRESSION-VERARBEITUNG MIT EINEM VIEKSEITIGEN AUSRICHTEN-WERKZEUG
34 EP1623316 BEARBEITUNG VON MESSAGE-DIGEST-BEFEHLEN
35 EP1588255 BEFEHL ZUR BERECHNUNG EINES SICHERHEITS-NACHRICHT-AUTHENTIFIZIERUNGSKODES
36 EP1735698 VERFAHREN UND STRUKTUR ZUR EXPLIZITEN SOFTWARESTEUERUNG UNTER VERWENDUNG VON SCOREBOARD-STATUSINFORMATIONEN
37 EP1735697 VORRICHTUNG UND VERFAHREN ZUR ASYMMETRISCHEN DOPPELWEGVERARBEITUNG
38 EP0930564 Verfahren zum Ausführen von arithmetischen und logischen Operationen in Feldern eines Wort-Operanden
39 DE19983517B4 Verfahren und Einrichtung zur Abzweigvorhersage unter Verwendung einer Abzweig-Vorhersagetabelle einer zweiten Stufe
40 EP1706817 MIKROSTEUERUNGS-ANWEISUNGSSATZ
41 EP1703375 Echtzeitsteuerung mit Multi-Thread-Prozessor
42 EP1703374 Verfahren und Vorrichtung zur Spezifikation von Gleitkommadarstellung in einem Befehl
43 EP1701250 ASIP-Architektur mit extrem niedriger Leistung
44 EP1701249 ASIP (Prozessor mit Anwendungsgebiet-spezifischem Befehlssatz) Mikrokomputer mit sehr niedrigem Energiebedarf
45 EP1698970 Verfahren und System zur Kodierung von Metadaten
46 EP1697829 SCHALTUNGSSTEUERVORRICHTUNG MIT PROGRAMMIERBARER LOGIK, SCHALTUNGSSTEUERVERFAHREN MIT PROGRAMMIERBARER LOGIK UND PROGRAMM
47 EP1692611 VERFAHREN UND VORRICHTUNG ZUR DURCHFÜHRUNG VON GEPACKTEN DATENOPERATIONEN MIT ELEMENTGRÖSSENSTEUERUNG
48 EP1687712 VERFAHREN UND VORRICHTUNGEN ZUM ERZEUGEN EINER VERZÖGERUNG DURCH VERWENDUNG EINES ZÄHLERS
49 DE102004004561B4 Mikroprozessor mit einer energieeinsparenden Hol- und Dekodiereinheit zum Holen und Decodieren von komprimierten Programmbefehlen und mit einer Programmbefehlsfolgesteuerung
50 DE102005009083A1 Multithread-Prozessor mit einer Synchronisationseinheit und Verfahren zum Betreiben eines solchen
51 EP1278118 Verfahren und Vorrichtung zum Verarbeiten von Befehlen, die in einer Mehrzahl von Gruppen gruppiert sind
52 EP1680734 VERFAHREN UND ANORDNUNG ZUM SCHNELLEN ZUGRIFF ZU STAPELSPEICHER
53 DE60115609T2 DATENVERARBEITUNGSARCHITEKTUR MIT BEREICHSPRÜFUNG FÜR MATRIX
54 EP1021759 MIKROPROZESSOR MIT Extremwertbefehlen und Vergleichsbefehlen
55 DE69534610T2 Ausführung von Rechnerbefehlen mit verringerter Bitzahl von Operandenspezifierern
56 DE69233561T2 Datenverarbeitungsvorrichtung
57 DE112004001648T5 Verfahren, Vorrichtung und Befehle für parallele Datenumwandlung
58 EP1662376 INTEGRIERTE PROZESSORSCHALTUNG UND PRODUKTENTWICKLUNGSVERFAHREN MIT DER INTEGRIERTEN PROZESSORSCHALTUNG
59 EP1660990 VARIABLE EINGANGSPHASE FÜR EINE MIKROSTEUERUNGS-ANWEISUNG
60 EP1659486 DATENVERARBEITUNGSEINRICHTUNG
61 DE69831344T2 EFFIZIENTE VERARBEITUNG VON GEBÜNDELTEN SPRUNGBEFEHLEN
62 EP1652068 SPEICHERORGANISATION, DIE EINZEL-ZYKLUS ZEIGERADRESSIERUNG ERLAUBT, WENN ZEIGERADDRESSE IN EINER DER SPEICHERSTELLEN AUCH GESPEICHERT IST
63 EP1639452 VERFAHREN UND VORRICHTUNG ZUM MISCHEN VON DATEN
64 EP1636695 GERÄT UND VERFAHREN FÜR AUSWÄHLBARE HARDWARE-BESCHLEUNIGER IN EINER DATENGESTEUERTEN ARCHITEKTUR
65 DE69926934T2 Mikroprozessor und Verfahren zur Ausführung von höheren Befehlen
66 EP1632845 Prozessor mit einem Registerspeicher welcher Mehrfachbefehlausgabe-Ausführung unterstützt
67 EP1625492 VERFAHREN UND ANORDNUNG FÜR BEFEHLSAUSRICHTUNG
68 EP1621999 Datenverarbeitungsgerät mit der Verwendung von einem Registerfensterverfahren und Datenübertragungsverfahren für dieses Gerät
69 DE60022206T2 REGISTERSPEICHER ZUR VERARBEITUNG VON 2-D MATRIX
70 DE69925720T2 DIGITALER SIGNALPROZESSOR ZUR REDUZIERUNG DES ZUGRIFFSWETTBEWERBS
71 EP1582974 Vorrichtung und Verfahren zur Ausführung von Befehlen mit variablen Längen
72 DE69534113T2 Kompression der Befehlswörter eines Rechners
73 EP1261914 DATENVERARBEITUNGSARCHITEKTUR MIT BEREICHSPRÜFUNG FÜR MATRIX
74 DE69732181T2 VERFAHREN UND GERÄT ZUM ZWISCHENSPEICHERN VON SYSTEMVERWALTUNGSINFORMATIONEN MIT ANDEREN INFORMATIONEN
75 DE102004025419A1 Controller und Verfahren zum Verarbeiten von Befehlen
76 DE102004025418A1 Controller mit einer Decodiereinrichtung
77 EP1596279 Mikroprozessor mit RISC-Architektur
78 EP1596281 Hash-befehl
79 EP1596280 Pseudo-Schreibtoren von Registerspeicher
80 EP0689129 Ausführung von Rechnerbefehlen mit verringerter Bitzahl von Operandenspezifierern
81 EP1590732 VERFAHREN UND VORRICHTUNG ZUR ANWEISUNGSKOMPRIMIERUNG
82 EP1271305 Datenverarbeitungsvorrichtung
83 EP1586991 Prozessor mit mehreren Registerbänke
84 DE102005010924A1 Architekturunterstützung zur selektiven Verwendung eines Modus mit hoher Zuverlässigkeit in einem Computersystem
85 DE10203541B4 Verfahren zur Erzeugung von Instruktionsworten zur Ansteuerung von Funktionseinheiten
86 EP0942358 Mikroprozessor und Verfahren zur Ausführung von höheren Befehlen
87 EP1023659 EFFIZIENTE VERARBEITUNG VON GEBÜNDELTEN SPRUNGBEFEHLEN
88 EP1212677 REGISTERSPEICHER ZUR VERARBEITUNG VON 2-D MATRIX
89 EP1560111 Verfahren zur Datenverwaltung in einem Gatterprozessor und Gatterprozessor zur Durchführung des Verfahrens
90 EP1557754 Mechanismus in einem Mikroprozessor zur Ausführung von nativen Befehle direkt aus dem Speicher
91 EP1557755 Datenübertragungsverfahren in einem Multiprozessorsystem, Multiprozessorsystem und Prozessor zur Durchführung dieses Verfahrens
92 DE102004004561A1 Mikroprozessor mit einer energieeinsparenden Hol- und Dekodiereinheit zum Holen und Decodieren von komprimierten Programmbefehlen und mit einer Programmbefehlsfolgesteuerung
93 EP1550949 Verfahren und Vorrichtung zur Software-Pipelining-Verarbeitung unter Verwendung einer verschiebbaren Registerwarteschlange
94 EP1546867 BEFEHLSSATZ FÜR WECHSELBARE UMSCHREIBBARE COMPUTERSPEICHERUNG
95 EP1548576 Verfahren und Vorrichtung zur Ausführung von Befehlen die Register in Stapelspeicherweise und in nicht-Stapelspeicherweise referenzieren
96 DE10353268B3 Paralleler Multithread-Prozessor (PMT) mit geteilten Kontexten
97 DE10353267B3 Multithread-Prozessorarchitektur zum getriggerten Thread-Umschalten ohne Zykluszeitverlust und ohne Umschalt-Programmbefehl
98 DE69729974T2 Datenverarbeitungsschaltung, Mikrocomputer und elektronische Einrichtung
99 EP1066559 DIGITALER SIGNALPROZESSOR ZUR REDUZIERUNG DES ZUGRIFFSWETTBEWERBS
100 EP1532520 SCHNELL-PFAD, UM DATENOPERATIONEN AUSZUFÜHREN
1 2 3 4 5

IPC
A Täglicher Lebensbedarf
B Arbeitsverfahren; Transportieren
C Chemie; Hüttenwesen
D Textilien; Papier
E Bauwesen; Erdbohren; Bergbau
F Maschinenbau; Beleuchtung; Heizung; Waffen; Sprengen
G Physik
H Elektrotechnik

Anmelder
Datum

Patentrecherche

Copyright © 2008 Patent-De Alle Rechte vorbehalten. eMail: info@patent-de.com